高速LVDS收发器的研究与设计(论文)
本文档由 SHU 分享于2010-09-05 15:48
低压差分信号LVDS(Low Voltage Differential Signal)是一种用于高速信号传输的国际通用接口标准。LVDS 因具有高速度、低功耗、低噪声、低成本等优点,在解决高速数据传输这个瓶颈问题上得到了广泛的应用。而随着信息技术的飞速发展,对更高数据率和长距离传输的要求也越来越明显。因此如何实现Gbps 的数据率和几十米的传输距离成了LVDS 传输的一个新的技术难点和研究热点。在这样的背景下,本项目对数据率2Gbps、传输距离达10m 的LVDS 收发器进行了研究设计。项目的目的是设计一个内置PLL 和带隙的符合以上要求的LVDS 收发器芯片。本文对其驱动器和接收器进行了深入的研究。在驱动器电路设计中使用共模反馈保证其差模输出电平符合LVDS 标准;在偏置电路部分采用一种高稳定性CMOS 工艺的带隙基准电压源电路,并引入CMOS..
下载文档
收藏
打印
君,已阅读到文档的结尾了呢~~